Invia messaggio
Casa > prodotti > FPGA CI > Circuito integrato di XC6SLX45-2CSG324I XILINX XC6SLX45 FPGA IC

Circuito integrato di XC6SLX45-2CSG324I XILINX XC6SLX45 FPGA IC

Categoria:
FPGA CI
Prezzo:
Negotiated
Metodo di pagamento:
T/T, Western Union
Specifiche
Descrizione:
INGRESSO/USCITA 560MBGA DI IC FPGA 404
Categoria:
Circuiti integrati (CI)
Famiglia:
Incastonato - FPGAs IC (gate array programmabile del campo)
Serie:
Virtex
Stato di RoHS:
ROHS3 compiacente
Montaggio del tipo:
Supporto di superficie
Pacchetto:
BGA324
Tensione - rifornimento:
2.375V ~ 2.625V
Stato della parte:
Attivo
Numero dei portoni:
5000
Numero degli elementi di logica/cellule:
404
Numero del pezzo basso:
XC6SLX45
Evidenziare:

XC6SLX45-2CSG324I

,

XILINX XC6SLX45 FPGA IC

,

Circuito integrato di XC6SLX45 IC

Introduzione

Serie XILINX FPGA IC (circuito integrato) di XC6SLX45-2CSG324I XC6SLX45

Caratteristiche:

• Basso costo molto, soluzione ad alto rendimento di logica per le applicazioni in grande quantità e conscie dei costi

• il rifornimento della Doppio-gamma VCCAUX semplifica la progettazione 3.3V-only

• Sospenda, iberni i modi per ridurre il potere del sistema

• Multi-tensione, perni multi-standard dell'interfaccia di SelectIO™

• Fino a 502 perni dell'ingresso/uscita o 227 paia del segnale differenziale

• LVCMOS, LVTTL, HSTL ed ingresso/uscita asimmetrico di SSTL

• segnalazione 3.3V, 2.5V, 1.8V, 1.5V e 1.2V

• Azionamento selezionabile dell'uscita, fino a 24 mA per perno

• La norma di QUIETIO riduce il rumore di commutazione dell'ingresso/uscita

• 3.3V compatibilità completa del ± 10% e conformità calda di scambio.

• Velocità di trasmissione, di 640+ Mb/s per ingresso/uscita differenziale

• LVDS, RSDS, mini--LVDS, ingresso/uscita differenziale di HSTL/SSTL con le resistenze differenziali integrate di termine

• Doppio supporto migliorato di tasso di dati (RDT)

• Supporto di DDR/DDR2 SDRAM fino a 400 Mb/s

• 32-/64-bit pienamente compatibile, 33/66 di megahertz di PCI® di sostegno di tecnologia

• Risorse abbondanti e flessibili di logica • Le densità fino a 25.344 cellule di logica, compreso il registro a scorrimento facoltativo o hanno distribuito il supporto di RAM

• Ampi multiplexor efficienti, ampia logica

• Lo sguardo in avanti veloce porta la logica

• 18 x 18 moltiplicatori migliorati con la conduttura facoltativa

• Programmazione/mettere a punto di IEEE 1149.1/1532 JTAG porto

• Architettura gerarchica di memoria di SelectRAM™

• Fino a 576 Kbits del blocco veloce RAM con il byte scrivono permettono a per le applicazioni dell'unità di elaborazione

• Fino a 176 Kbits di RAM distribuito efficiente

• Fino a otto responsabili di orologio di Digital (DCMs)

• Eliminazione obliqua dell'orologio (ciclo bloccato di ritardo)

• Sintesi di frequenza, moltiplicazione, divisione

• Di sfasamento ad alta definizione

• Ampia gamma di frequenza (5 megahertz ad oltre 320 megahertz)

• Otto reti globali dell'orologio di basso direzione obliqua, otto orologi supplementari per mezzo dispositivo, più il percorso abbondante di basso direzione obliqua

• Interfaccia di configurazione alle promenadi dello standard industriale

• A basso costo, PROMENADE istantanea di serie di SPI di economia di spazio

• parallelo di x8/x16 o di x8 BPI NÉ PROMENADE istantanea

• Flash a basso costo della piattaforma di Xilinx® con JTAG

• Identificatore unico del DNA del dispositivo per autenticazione di progettazione

• Bitstreams multipli del carico sotto controllo di FPGA

• controllo di CRC di Post-configurazione

• Software support del sistema di sviluppo completo di Xilinx ISE® e di WebPACK™ più lo starter kit di Spartan-3A

• Il  di PicoBlaze e di MicroBlaze™ ha incastonato le unità di elaborazione

• QFP a basso costo e BGA che imballano, opzioni senza Pb

• Le orme comuni sostengono la migrazione facile di densità

• Compatibile con Spartan-3AN scelto FPGAs non volatile

• Compatibile con Spartan-3A più ad alta densità DSP FPGAs

• Versione automobilistica di XA disponibile

Specificazione:

Categoria Circuiti integrati (CI)
Famiglia Incastonato - FPGAs (gate array programmabile) del campo CI XC2VP4
Mfr Xilinx Inc.
Serie Virtex-2
Pacchetto Vassoio
Part# XC6SLX45-2CSG324I
Numero dei laboratori/CLBs 100
Numero degli elementi di logica/cellule 238
RAM Bits totale 3200
Numero di ingresso/uscita 404
Numero dei portoni 5000
Tensione - rifornimento 2.375V ~ 2.625V
Montaggio del tipo Supporto di superficie
Temperatura di funzionamento 0C ~ 85C (TJ)

Scheda di dati programmabile delle famiglie di FPGA di gate array del campo di XILINX Virtex™ 2,5 V (un certo prodotto è obsoleto/nell'ambito dell'obsolescenza, benvenuta contattarci da ic@icschip.com per più informazioni)

Introduzione:

Caratteristiche:

Gate array programmabili del campo veloce e ad alta densità - densità da 50k ai portoni del sistema di 1M - prestazione di sistema Caldo-permutabile fino a 200 megahertz - PCI 66-MHz compiacente - per il PCI compatto • le interfacce Multi-standard di SelectIO™ - 16 norme di interfaccia ad alto rendimento - si collega direttamente ai dispositivi di ZBTRAM • Circuiti incorporati della orologio-gestione - quattro ha dedicato i cicli ritardo-bloccati (DLLs) per controllo avanzato dell'orologio - quattro reti globali di distribuzione di orologio di basso direzione obliqua primaria, più 24 reti secondarie dell'orologio locale • Il sistema di memoria gerarchico - LUTs configurabile come il 16 bit RAM, il 32 bit RAM, il 16 bit RAM a doppio accesso, o registro a scorrimento di 16 bit - 4k-bit a doppio accesso sincrono configurabile pianta - le interfacce veloci alle ram ad alto rendimento esterne • Architettura flessibile che equilibra la velocità e la densità - dedicate porti la logica per aritmetica ad alta velocità - supporto dedicato di moltiplicatore - catena della cascata per le funzioni dell'ampio-input - registri/fermi abbondanti con l'orologio per permettere a ed insieme doppio e risistemazione sincroni/asincroni - trasportare interno di 3 stati - logica di frontiera-ricerca di IEEE 1149,1 - diodo del sensore di Dado-temperatura • Supportato da FPGA Foundation™ e dai sistemi di sviluppo di Alliance - contributo completo alle biblioteche unificate, alle macro relazionale disposte ed al responsabile di progettazione - ampia selezione delle piattaforme della stazione di lavoro e del PC • a configurazione basata a SRAM del in-sistema - ri-programmabilità illimitata - quattro modi di programmazione • 0,22 μm processo del metallo di 5 strati • la fabbrica 100% ha provato.

Descrizione:

La famiglia di Virtex FPGA consegna le soluzioni programmabili ad alto rendimento e di grande capacità di logica. Aumenti drammatici nel risultato di efficienza del silicio dall'ottimizzazione dell'architettura nuova per efficienza dell'posto-e-itinerario e dallo sfruttamento 5 del processo aggressivo di CMOS del μm del strato-metallo 0,22. Questi avanzamenti rendono Virtex FPGAs alternative potenti e flessibili ai gate array maschera-programmati. La famiglia di Virtex comprende i nove membri indicati in tabella 1. che costruisce sull'esperienza acquisita dalle generazioni precedenti di FPGAs, la famiglia di Virtex rappresenta un passo avanti rivoluzionario nella progettazione programmabile di logica. Combinando un'ampia varietà di caratteristiche del sistema programmabili, una gerarchia ricca di veloce, risorse flessibili di interconnessione e di tecnologia della trasformazione avanzata, la famiglia di Virtex consegna una soluzione programmabile ad alta velocità e di grande capacità di logica che migliora la flessibilità di progettazione mentre riduce il time to market.

Lo Spartan® e le famiglie di Spartano-XL FPGA sono una soluzione in grande quantità di FPGA di produzione che consegna tutti i requisiti chiave della sostituzione di ASIC fino a 40.000 portoni. Questi requisiti comprendono il rendimento elevato, il su chip RAM, le soluzioni del centro ed i prezzi che, nel grande volume, l'approccio ed in molti casi è equivalente mascherare i dispositivi programmati di ASIC. Migliorando l'insieme spartano della caratteristica di serie, facendo leva le tecnologie della trasformazione avanzate e mettendo a fuoco sulla gestione complessiva, la serie spartana consegna le caratteristiche fondamentali richieste da ASIC e da altri utenti in grande quantità di logica mentre evita il costo iniziale, i cicli di sviluppo lunghi ed il rischio inerente di ASICs convenzionale. Lo spartani e le famiglie Spartano-XL in serie spartana hanno dieci membri, secondo le indicazioni della tabella 1. spartana/Spartano-XL FPGA caratterizzano la nota: I dispositivi spartani di serie hanno descritto in questa scheda di dati includono la famiglia spartana 5V e la famiglia di 3.3V Spartano-XL. Si vedano le schede di dati separate per i membri più avanzati per Spartan Series. • Prima sostituzione FPGA di ASIC per produzione in grande quantità con il su chip RAM • Cellule fino a 1862 di logica di densità o 40.000 portoni del sistema • Insieme migliorato della caratteristica basato su architettura XC4000 • Prestazione di sistema oltre 80 megahertz • Il vasto insieme di AllianceCORE e di LogiCORE™ ha predefinito le soluzioni disponibili • Reprogrammability illimitato • Basso costo.

Caratteristiche livellate del sistema - disponibili sia versioni in 5V che in 3.3V - memoria di SelectRAM™ del Su chip - completamente PCI compiacente - capacità completa di rilettura per la verifica di programma e l'osservabilità interna di nodo - ha dedicato ad alta velocità portano la logica - capacità interna del bus di 3 stati - otto reti globali dell'orologio o del segnale di basso direzione obliqua - logica compatibile di ricerca di frontiera di IEEE 1149,1 - costo i pacchetti di plastica disponibili in tutte le densità - pacchetti in comune di compatibilità di orma • Completamente di sostegno dal sistema di sviluppo potente dei classici di Xilinx ISE® - tracciato completamente automatico, disposizione e dirigere le caratteristiche supplementari della famiglia Spartano-XL • rifornimento 3.3V per potere basso con 5V I/Os tollerante • Spenga l'input • Rendimento elevato • Più veloce porti la logica • Rete ad alta velocità più flessibile dell'orologio • Capacità del fermo in blocchetti configurabili di logica • Fermo veloce introdotto di bloccaggio • MUX facoltativo o generatore di funzione d'entrata 2 sulle uscite • 12 dell'uscita di mA 24 o di mA azionamenti • PCI 5V e 3.3V compiacente • Ricerca migliorata di frontiera • Configurazione precisa di modo

La famiglia di Spartan®-3A dei gate array Campo-programmabili (FPGAs) risolve le sfide di progettazione nella maggior parte del in grande quantità, costo sensibile, le applicazioni elettroniche di I/O-intensive. La famiglia del cinque-membro offre le densità che variano da 50.000 a 1,4 milione portoni del sistema, secondo le indicazioni della tabella 1. Gli Spartan-3A FPGAs fa parte della famiglia estesa di Spartan-3A, che inoltre includono lo Spartan-3AN non volatile e lo Spartan-3A più ad alta densità DSP FPGAs. La famiglia di Spartan-3A costruisce sul successo delle famiglie più in anticipo di Spartan-3 e di Spartan-3E FPGA. Le nuove caratteristiche migliorano la prestazione di sistema e riducono il costo della configurazione. Questi potenziamenti della famiglia di Spartan-3A, combinati con tecnologia della trasformazione collaudata di 90 nanometro, consegnano più funzionalità e larghezza di banda per dollaro che mai prima, fissando la nuova norma nell'industria programmabile di logica. A causa del loro basso costo particolarmente, Spartan-3A FPGAs sono adatti idealmente a una vasta gamma di applicazioni di prodotti elettronici di consumo, compreso accesso a banda larga, rete domestica, esposizione/proiezione e apparecchio televisivo digitale. La famiglia di Spartan-3A è un'alternativa superiore per mascherare l'ASICs programmato. FPGAs evita l'alto costo iniziale, i lunghi cicli di sviluppo e l'inflessibilità inerente dell'ASICs convenzionale e degli aggiornamenti di progettazione del campo del permesso.

Prodotti relativi:

Spartan-3A FPGA Stato

XC3S50A Produzione

XC3S200A Produzione

XC3S400A Produzione

XC3S700A Produzione

XC3S1400A Produzione

XC3S50A – 4 annuncio pubblicitario sottile stesso del flat pack del quadrato del perno di prestazione VQ100/VQG100 100 di norma (VQFP) C (0°C a 85°C)

XC3S200A – 5 industriale sottile del flat pack del quadrato del perno di rendimento elevato (solo commerciale) TQ144/TQG144 144 (TQFP) I (– 40°C 100°C) a matrice sottile di griglia della palla del Fine-passo della palla di XC3S400A FT256/FTG256 256 (FTBGA)

Matrice di griglia della palla del Fine-passo della palla di XC3S700A FG320/FGG320 320 (FBGA)

Matrice di griglia della palla del Fine-passo della palla di XC3S1400A FG400/FGG400 400 (FBGA)

Matrice di griglia della palla del Fine-passo della palla di XC3S1400A FG484/FGG484 484 (FBGA)

Matrice di griglia della palla del Fine-passo della palla di XC3S1400A FG676 FGG676 676 (FBGA)

XC3S 50(2) 50K 1.728 16 12 192 12K 72K 4 2 124 56

XC3S 200(2) 200K 4.320 24 20 480 30K 216K 12 4 173 76

XC3S 400(2) 400K 8.064 32 28 896 56K 288K 16 4 264 116

XC3S 1000(2) 1M 17.280 48 40 1.920 120K 432K 24 4 391 175

XC3S1500 1.5M 29.952 64 52 3.328 208K 576K 32 4 487 221

XC3S2000 2M 46.080 80 64 5.120 320K 720K 40 4 565 270

XC3S4000 4M 62.208 96 72 6.912 432K 1,728K 96 4 633 300

XC3S5000 5M 74.880 104 80 8.320 520K 1,872K 104 4 633 300

Per ulteriori informazioni su disponibilità di riserva della famiglia di Spartan-3A FPGA, senta libero prego per contattarci.

Invii il RFQ
Di riserva:
MOQ:
5PCS